분류 전체보기 (20) 썸네일형 리스트형 11.10 보호되어 있는 글입니다. 11.09 보호되어 있는 글입니다. UART. Development Environment. Program : Quartus Prime 18.1 Lite Edition, Tera-term. Tool : Modelsim 10.5b Starter Edition. FPGA : Cyclone V Hardware Devices : De1-SoC Board, FT232BL. Language : Verilog2001. Objective. Outputs ASCII code on the LED of De1-SoC board when you type characters on the keyboard. Why? UART(Universal Asynchronous Receiver/Transmitter)는 일반적으로 컴퓨터나 주변 기기에서 직렬 통신을 위해 사용되고 있는 범용 .. 8-Bit Multiplier. Development Environment. Program : Quartus Prime 18.1 Lite Edition Tool : Modelsim 10.5b Starter Edition FPGA : MAX10 Language: Verilog2001 Objective. Design an 8-bit Multiplier module in Verilog and verify the results through simulation. Why? ALU는 CPU 내부에서 가장 기본이 되는 설계 블록이다. 컨트롤 유닛으로부터 명령을 받아 CPU로 들어온 모든 데이터들의 산술,논리 연산을 담당한다. 8-Bit Multiplier를 먼저 설계함으로써 ALU와 같은 연산 장치 내에서 데이터의 처리와 연산 과정이 어떻게 진행되.. 이전 1 2 3 다음